

## LÓGICA PROPOSICIONAL E ÁLGEBRA BOOLEANA

Thiago Felski Pereira Adaptado do livro Sistemas Digitais (Tocci)

## CONSTANTES E VARIÁVEIS BOOLEANAS

- A álgebra booleana permite apenas dois valores: 0 e 1.
  - **Lógica 0** pode ser: falso, desligado, baixo, não, interruptor aberto.
  - **Lógica 1** pode ser: *verdadeira, ligado, alto, sim, interruptor fechado*.
- Três operações básicas:
  - OR, AND e NOT.

## CONSTANTES E VARIÁVEIS BOOLEANAS

| Lógico 0  | Lógico 1   |
|-----------|------------|
| Falso     | Verdadeiro |
| Desligado | Ligado     |
| BAIXO     | ALTO       |
| Não       | Sim        |
| Aberto    | Fechado    |

### TABELAS-VERDADE

A tabela-verdade descreve a relação entre as entradas e as saídas de um circuito lógico.

- O número de colunas corresponde ao número de entradas.
- Uma tabela de duas entradas teria  $2^2$  = quatro linhas.
- Uma tabela de três entradas teria  $2^3$  = oito linhas.

#### TABELAS-VERDADE

Exemplos de tabela-verdade com duas, três e quatro entradas.



| Α   | В | С |  | Х |  |  |
|-----|---|---|--|---|--|--|
| 0   | 0 | 0 |  | 0 |  |  |
| 0   | 0 | 1 |  | 1 |  |  |
| 0   | 1 | 0 |  | 1 |  |  |
| 0   | 1 | 1 |  | 0 |  |  |
| 1   | 0 | 0 |  | 0 |  |  |
| 1   | 0 | 1 |  | 0 |  |  |
| 1   | 1 | 0 |  | 0 |  |  |
| 1   | 1 | 1 |  | 1 |  |  |
| (b) |   |   |  |   |  |  |



| Α                                                             | В                                              | С                                                   | D                                                             | Х                                                             |
|---------------------------------------------------------------|------------------------------------------------|-----------------------------------------------------|---------------------------------------------------------------|---------------------------------------------------------------|
| 0                                                             | 0                                              | 0                                                   | 0                                                             | 0                                                             |
| 0                                                             | 0                                              | 0<br>0                                              | 1                                                             | 0                                                             |
| 0                                                             | 0                                              | 1                                                   | 0                                                             | 0                                                             |
| 0                                                             | 0                                              | 1                                                   | 1                                                             | 1                                                             |
| 0                                                             | 1                                              | 0                                                   | 0                                                             | 1                                                             |
| 0                                                             | 1                                              | 0                                                   | 1                                                             | 0                                                             |
| 0                                                             | 1                                              | 1                                                   | 0                                                             | 0                                                             |
| 0                                                             | 1                                              | 1                                                   | 1                                                             | 1                                                             |
| 1                                                             | 0                                              | 0                                                   | 0                                                             | 0                                                             |
| 1                                                             | 0                                              | 0                                                   | 1                                                             | 0                                                             |
| 0<br>0<br>0<br>0<br>0<br>0<br>0<br>0<br>1<br>1<br>1<br>1<br>1 | 0<br>0<br>0<br>1<br>1<br>1<br>1<br>0<br>0<br>0 | 1<br>0<br>0<br>1<br>1<br>0<br>0<br>1<br>1<br>0<br>0 | 0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0<br>1<br>0 | 0<br>0<br>1<br>1<br>0<br>0<br>1<br>0<br>0<br>1<br>0<br>0<br>1 |
| 1                                                             | 0                                              | 1                                                   | 1                                                             | 1                                                             |
| 1                                                             | 1                                              | 0                                                   | 0                                                             | 0                                                             |
| 1                                                             | 1                                              | 0                                                   | 1                                                             | 0                                                             |
| 1                                                             | 1                                              | 1                                                   | 0                                                             | 0                                                             |
| 1                                                             | 1                                              | 1                                                   | 1                                                             | 1                                                             |
| _                                                             |                                                | (c)                                                 |                                                               |                                                               |

## OPERAÇÕES OR ("OU") COM PORTAS OR

A expressão booleana para a operação **OR** é:

$$X = A + B$$
 — Leia "X equivale a A ou B"

O sinal + não se aplica para soma, mas sim para operações OR.

■ A operação  $\mathbf{OR}$  é semelhante à adição, e quando A = 1 e B = 1, produz:

$$1 + 1 = 1 n \tilde{a} \circ 1 + 1 =$$

2

Na expressão booleana x = 1 + 1 + 1 = 1...

X é verdade (1) quando A é verdadeiro (1) OU B é verdadeiro (1) OU C é verdadeiro (1).

### OPERAÇÃO OR COM PORTA OR

Uma porta OR é um circuito com uma ou mais entradas, cuja saída é igual à combinação OR das entradas.

# Tabela-verdade símbolo de circuito para duas entradas da porta OR.

|   | OH |  |           |  |  |  |  |  |  |
|---|----|--|-----------|--|--|--|--|--|--|
| Α | В  |  | x = A + B |  |  |  |  |  |  |
| 0 | 0  |  | 0         |  |  |  |  |  |  |
| 0 | 1  |  | 1         |  |  |  |  |  |  |
| 1 | 0  |  | 1         |  |  |  |  |  |  |
| 1 | 1  |  | 1         |  |  |  |  |  |  |
|   |    |  |           |  |  |  |  |  |  |

 $\cap R$ 



## OPERAÇÃO OR COM PORTA OR

A porta **OR** é um circuito com duas ou mais entradas, cuja saída é igual a combinação **OR** das entradas.

# Tabela-verdade símbolo de circuito para três entradas da porta OR.



| Α | В | С | X = A + B + C |
|---|---|---|---------------|
| 0 | 0 | 0 | 0             |
| 0 | 0 | 1 | 1             |
| 0 | 1 | 0 | 1             |
| 0 | 1 | 1 | 1             |
| 1 | 0 | 0 | 1             |
| 1 | 0 | 1 | 1             |
| 1 | 1 | 0 | 1             |
| 1 | 1 | 1 | 1             |

## OPERAÇÃO OR COM PORTA OR

Exemplo do uso de uma porta OR em um sistema de alarme.



### OPERAÇÃO AND ("E") COM PORTAS AND

A operação AND é similar a multiplicação convencional.

$$X = A \cdot B \cdot C$$
 — Leia"  $X \in \text{igual a } A \in B \in C$ ".

O sinal • + não se aplica para soma, mas sim para operações AND.

X é verdadeiro (1) quando A e B e C são verdadeiros (1).

AND

| Α | В | $x = A \cdot B$ |
|---|---|-----------------|
| 0 | 0 | 0               |
| 0 | 1 | 0               |
| 1 | 0 | 0               |
| 1 | 1 | 1               |

**Tabela-Verdade** 



Simbolo da Porta

## OPERAÇÃO AND COM PORTA AND

Tabela-verdade símbolo de circuito para três entradas e porta AND.

| Α | В | O | x = ABC |
|---|---|---|---------|
| 0 | 0 | 0 | 0       |
| 0 | 0 | 1 | 0       |
| 0 | 1 | 0 | 0       |
| 0 | 1 | 1 | 0       |
| 1 | 0 | 0 | 0       |
| 1 | 0 | 1 | 0       |
| 1 | 1 | 0 | 0       |
| 1 | 1 | 1 | 1       |



#### AND OR

O símbolo AND em um diagrama de circuito lógico diz que a saída será ALTO apenas quando todas as entradas forem altas.





A expressão booleana para a operação NOT:

$$X = \overline{A}$$
 — Leia:

A barra superior representa a operação NOT.

$$A' = \overline{A}$$

Outro indicador de inversão é o símbolo principal (').

"X equivale a NOT A".

"X equivale ao inverso de A".

"X equivale ao complemento de A".

#### NOT

| Α | $x = \overline{A}$ |
|---|--------------------|
| 0 | 1                  |
| 1 | 0                  |

**Tabela-verdade NOT** 

Um circuito NOT é comumente chamado de inversor.



Esses circuitos sempre têm uma única entrada, e a lógica da saída é sempre oposta ao nível da lógica da entrada.

O INVERSOR inverte (complementa) o sinal da entrada, em todos os pontos, na forma de onda.



Sempre que a entrada = 0 a saída = 1 e vice-versa.

### Aplicação típica da porta **NOT**



## OPERAÇÕES BOOLEANAS

### Regras resumidas para OR, AND e NOT

| OR        | AND             | NOT                |
|-----------|-----------------|--------------------|
| 0 + 0 = 0 | $0 \cdot 0 = 0$ | $\overline{0} = 1$ |
| 0 + 1 = 1 | $0 \cdot 1 = 0$ | $\overline{1} = 0$ |
| 1 + 0 = 1 | $1 \cdot 0 = 0$ |                    |
| 1 + 1 = 1 | $1 \cdot 1 = 1$ |                    |

Essas três operações booleanas básicas podem descrever qualquer circuito lógico.

Se uma expressão contém ambas as portas − AND e OR − a operação AND irá acontecer anteriormente.



A menos que existam parêntesis na expressão.



 Sempre que um INVERSOR estiver presente, a saída é equivalente a entrada, com uma barra sobre ele.

Entrada A através de um inversor é igual a A.



Outros exemplos...



Outros exemplos...



Regras para avaliação de uma expressão booleana:

- Executar todas as inversões de termos individuais.
- Realizar todas as operações dentro de parêntesis.
- Realizar a operação **AND** antes de uma operação **OR**, a menos que os parêntesis indiquem o contrário.
- Sempre que uma expressão tiver uma barra sobre ela, realizar as operações no interior da expressão e depois inverter o resultado.

A melhor maneira de analisar um circuito composto por várias portas lógicas é usar uma tabela-verdade.

Ela permite analisar uma porta ou uma combinação lógica de uma só vez.

Ela também permite verificar novamente seu trabalho.

Ao terminar, você tem um quadro de enorme benefício para solucionar o circuito lógico.

### Avaliando as Saídas dos Circuitos Lógicos



O primeiro passo, após listar todas as combinações de entradas, é criar uma coluna na tabela-verdade para cada sinal intermediário (nó).



| Α | В | С | <u>u</u> =<br>A | v=<br>AB | w=<br>BC | X=<br>V+W |
|---|---|---|-----------------|----------|----------|-----------|
| 0 | 0 | 0 | 1               |          |          |           |
| 0 | 0 | 1 | 1               |          |          |           |
| 0 | 1 | 0 | 1               |          |          |           |
| 0 | 1 | 1 | 1               |          |          |           |
| 1 | 0 | 0 | 0               |          |          |           |
| 1 | 0 | 1 | 0               |          |          |           |
| 1 | 1 | 0 | 0               |          |          |           |
| 1 | 1 | 1 | 0               |          |          |           |

O nó U foi preenchido como complemento de A.

O próximo passo é preencher os valores para a coluna v.



|   | Α | В | С | <u>u=</u><br>A | v=<br>AB | w=<br>BC | X=<br>V+W |
|---|---|---|---|----------------|----------|----------|-----------|
| I | 0 | 0 | 0 | 1              | 0        |          |           |
| I | 0 | 0 | 1 | 1              | 0        |          |           |
| I | 0 | 1 | 0 | 1              | 1        |          |           |
|   | 0 | 1 | 1 | 1              | 1        |          |           |
|   | 1 | 0 | 0 | 0              | 0        |          |           |
|   | 1 | 0 | 1 | 0              | 0        |          |           |
|   | 1 | 1 | 0 | 0              | 0        |          |           |
|   | 1 | 1 | 1 | 0              | 0        |          |           |

v = AB — O nó v deve ser ALTO quando A (nó u) é ALTO e B é ALTO.

 O terceiro passo é estimar os valores do nó w, o produto lógico de BC.



| Α | В | С | <u>u</u> =<br>A | v=<br>AB | w=<br>BC | X=<br>V+W |
|---|---|---|-----------------|----------|----------|-----------|
| 0 | 0 | 0 | 1               | 0        | 0        |           |
| 0 | 0 | 1 | 1               | 0        | 0        |           |
| 0 | 1 | 0 | 1               | 1        | 0        |           |
| 0 | 1 | 1 | 1               | 1        | 1        |           |
| 1 | 0 | 0 | 0               | 0        | 0        |           |
| 1 | 0 | 1 | 0               | 0        | 0        |           |
| 1 | 1 | 0 | 0               | 0        | 0        |           |
| 1 | 1 | 1 | 0               | 0        | 1        |           |

A coluna é ALTO sempre que B é ALTO e C é ALTO.

Logicamente, a etapa final é a combinação das colunas V e W

para prever a saída x.



| Α | В | С | <u>u</u> =<br>A | <u>v</u> =<br>AB | w=<br>BC | X=<br>V+W |
|---|---|---|-----------------|------------------|----------|-----------|
| 0 | 0 | 0 | 1               | 0                | 0        | 0         |
| 0 | 0 | 1 | 1               | 0                | 0        | 0         |
| 0 | 1 | 0 | 1               | 1                | 0        | 1         |
| 0 | 1 | 1 | 1               | 1                | 1        | 1         |
| 1 | 0 | 0 | 0               | 0                | 0        | 0         |
| 1 | 0 | 1 | 0               | 0                | 0        | 0         |
| 1 | 1 | 0 | 0               | 0                | 0        | 0         |
| 1 | 1 | 1 | 0               | 0                | 1        | 1         |

Desde que x = v + w, a saída x será ALTO quando v OU w for ALTO.

■ Níveis lógicos de saída podem ser determinados diretamente a partir de um diagrama de circuito.

As saídas de cada porta são percebidas até que a saída final seja encontrada.

Os técnicos usam esse método com frequência.



Tabela de estado lógico em cada nó do circuito mostrado

| Α | В | С | D | t = ABC | u = A + D | v = A + D | x = tv |
|---|---|---|---|---------|-----------|-----------|--------|
| 0 | 0 | 0 | 0 | 0       | 0         | 1         | 0      |
| 0 | 0 | 0 | 1 | 0       | 1         | 0         | 0      |
| 0 | 0 | 1 | 0 | 0       | 0         | 1         | 0      |
| 0 | 0 | 1 | 1 | 0       | 1         | 0         | 0      |
| 0 | 1 | 0 | 0 | 0       | 0         | 1         | 0      |
| 0 | 1 | 0 | 1 | 0       | 1         | 0         | 0      |
| 0 | 1 | 1 | 0 | 1       | 0         | 1         | 1      |
| 0 | 1 | 1 | 1 | 1       | 1         | 0         | 0      |
| 1 | 0 | 0 | 0 | 0       | 1         | 0         | 0      |
| 1 | 0 | 0 | 1 | 0       | 1         | 0         | 0      |
| 1 | 0 | 1 | 0 | 0       | 1         | 0         | 0      |
| 1 | 0 | 1 | 1 | 0       | 1         | 0         | 0      |
| 1 | 1 | 0 | 0 | 0       | 1         | 0         | 0      |
| 1 | 1 | 0 | 1 | 0       | 1         | 0         | 0      |
| 1 | 1 | 1 | 0 | 0       | 1         | 0         | 0      |
| 1 | 1 | 1 | 1 | 0       | 1         | 0         | 0      |

•É importante saber desenhar um circuito lógico de uma expressão booleana.

A expressão X = A. B. C poderia ser desenhada como três entradas de uma porta AND.

Um circuito definido por X = A + B usaria duas entradas de uma porta OR com um INVERSOR em uma das entradas.

Um circuito com saída y = AC + BC + ABC contém três termos sobre os quais é aplicada a operação OR...

$$\begin{array}{c}
AC \\
BC \\
\overline{ABC}
\end{array}$$

$$y = AC + B\overline{C} + \overline{ABC}$$

...e requer uma porta OR de três entradas.

- Cada entrada da porta OR é um termo do produto AND.
- •Uma porta AND com entradas adequadas pode ser usada para gerar cada um desses termos.



Diagrama de circuito para implementar  $x = (A + B) \overline{(B + C)}$ .



### PORTAS NOR ("NÃO-OU") E PORTAS NAND

Combine operações básicas **AND**, **OR e NOT** simplificando a escrita de expressões booleanas.

As saídas das portas **NAND** e **NOR** podem ser encontradas ao determinar a saída de uma porta **AND** ou **OR** e invertê-la.

As tabelas-verdade para portas **NOR** e **NAND** mostram o complemento das tabelas-verdade para portas **OR** e **AND**.

### PORTAS NOR E PORTAS NAND

A porta **NOR** é uma porta **OR** invertida.

Um "bubble" de inversão é colocado na saída da porta  $\mathbf{OR}$ , tornando a saída da expressão booleana  $\mathbf{x} = \overline{\mathbf{A} + \mathbf{B}}$ 



|     |   |  | $\overset{OR}{\longrightarrow}$ |  | NOR   |
|-----|---|--|---------------------------------|--|-------|
| Α   | В |  | A + B                           |  | A + B |
| 0   | 0 |  | 0                               |  | 1     |
| 0   | 1 |  | 1                               |  | 0     |
| 1   | 0 |  | 1                               |  | 0     |
| 1   | 1 |  | 1                               |  | 0     |
| (c) |   |  |                                 |  |       |

## PORTAS NOR E PORTAS NAND

Saída de onda de uma porta NOR para entrada de onda.



## Portas NOR e Portas NAND

■ A porta **NAND** é uma porta **AND** invertida.

Um "bubble" de inversão é colocado no output de porta **AND**, tornando o output da expressão booleana  $x = \overline{AB}$ 



|     |   |  | $\overbrace{-}^{AND}$ |  | NAND |  |  |
|-----|---|--|-----------------------|--|------|--|--|
| Α   | В |  | AB                    |  | AB   |  |  |
| 0   | 0 |  | 0                     |  | 1    |  |  |
| 0   | 1 |  | 0                     |  | 1    |  |  |
| 1   | 0 |  | 0                     |  | 1    |  |  |
| 1   | 1 |  | 1                     |  | 0    |  |  |
| (c) |   |  |                       |  |      |  |  |

# PORTAS NOR E PORTAS NAND

Saída de onda de uma porta NAND para entrada de onda.



### Portas NOR e Portas NAND

Circuito lógico com a expressão  $x = AB \cdot (\overline{C + D})$  usando apenas **NOR** e **NAND**.



Os seguintes teoremas e leis podem representar uma expressão que contém mais de uma variável.



O teorema (1) afirma que, se qualquer variável é combinada com 0 usando a operação AND, o resultado deve ser 0.

O teorema (2) também fica evidente quando comparado com a multiplicação ordinária.



## Comprove o teorema (3) tentando caso a caso

SE 
$$x = 0$$
, então  $0 \cdot 0 = 0$ .

Se 
$$x = 1$$
, então  $1 \cdot 1 = 1$ .

Logo, 
$$x \cdot x = x$$
.



O teorema (4) pode ser comprovado da mesma maneira.



O teorema (5) é simples, pois 0 acrescentado a *alguma coisa* não afeta seu valor, tanto na adição regular quanto na operação OR.



O teorema (6) afirma que, se uma variável é combinada com 1 usando-se a operação OR, o resultado é sempre 1.

Valores de conferência: 0 + 1 = 1 e 1 + 1 = 1.



O teorema (7) pode ser comprovado através da verificação para ambos os valores de x: 0 + 0 = 0 e 1 + 1 = 1.



O teorema 8 pode ser provado similarmente.



#### Teoremas multivariáveis

#### Leis comutativas

$$(9) x + y = y + x$$

$$(10) x \cdot y = y \cdot x$$

#### Leis associativas

(11) 
$$x + (y + z) = (x + y) + z = x + y + z$$

$$(12) x(yz) = (xy)z = xyz$$

#### Leis distributivas

$$(13a) \quad x(y+z) = xy + xz$$

$$(13b) \quad (w+x)(y+z) = wy + xy + wz + xz$$

#### Teoremas multivariáveis

Os teoremas (14) e (15) não possuem equivalentes na álgebra comum. Cada um deles pode ser provado ao tentar todos os casos possíveis para x e y.

(14) 
$$x + \underline{x}y = x$$
 Tabela de análise e fatoração para teorema (14)

(15a)  $\underline{x} + xy = \underline{x} + y$ 

(15b)  $\underline{x} + xy = \underline{x} + y$ 

|                                      | X | У |
|--------------------------------------|---|---|
| x + xy = x(1+y)                      | 0 | 0 |
| $= x \cdot 1$ [usando o teorema (6)] | 0 | 1 |
| = x [usando o teorema (2)]           | 1 | 0 |
|                                      | 1 | 1 |

| х | у | ху | x + xy |
|---|---|----|--------|
| 0 | 0 | 0  | 0      |
| 0 | 1 | 0  | 0      |
| 1 | 0 | 0  | 1      |
| 1 | 1 | 1  | 1      |
|   |   |    |        |

# TEOREMAS DE DEMORGAN

**Teoremas de DeMorgan** são extremamente úteis na simplificação de expressões em que um produto ou a soma das variáveis é invertida.

(16) 
$$(\overline{x+y}) = \overline{x} \cdot \overline{y}$$

O teorema (16) diz que INVERSOR a soma OR de duas variáveis é o mesmo que INVERSOR cada variável individualmente. Com isso, operar com AND as variáveis invertidas.

(17) 
$$(\overline{x \cdot y}) = \overline{x} + \overline{y}$$

O teorema (17) diz que INVERSOR o produto E de duas variáveis é o mesmo que INVERSOR cada variável individualmente e, em seguida, operar com OR.

Cada um dos teoremas de DeMorgan pode ser facilmente comprovado por meio da verificação de todas as combinações possíveis de *x* e *y*.

### TEOREMAS DE DEMORGAN

Circuitos equivalentes decorrentes do teorema (16)

$$(\overline{x+y}) = \overline{x} \cdot \overline{y}$$



Símbolo alternativo para a função NOR.



## TEOREMAS DE DEMORGAN

Circuitos equivalentes decorrentes do teorema (17)

$$(\overline{x \cdot y}) = \overline{x} + \overline{y}$$

$$\overline{x}$$
  $\overline{y}$   $\overline{y}$ 

Símbolo alternativo para a função NAND.



Portas NAND ou NOR podem ser usadas para criar as três expressões lógicas básicas:

OR, AND e NOT.

Proporciona flexibilidade e é muito útil no projeto de circuito lógico.

Como as combinações de NANDs ou NORs são usadas para criar as três funções lógicas.



No entanto, é possível implementar qualquer expressão lógica usando apenas portas NAND e nenhum outro tipo de porta, como mostrado.

Como combinações de NANDs ou NORs são usadas para criar as três funções lógicas.



Portas NOR podem ser organizadas para implementar cada uma das operações booleanas, como mostrado.

Um circuito lógico gera um sinal x, que será ALTO sempre que as condições A e B existirem simultaneamente, ou sempre que as condições C e D existirem simultaneamente.

#### A expressão lógica será x = AB + CD.

Cada um dos ICs TTL mostrados aqui vai cumprir a função. Cada IC é um quad, com quatro portas idênticas em um único chip







# Possíveis implementações # 1:



# Possíveis implementações # 2:

